課程資訊
課程名稱
數位訊號處理架構設計
Digital Signal Processing in Vlsi Design 
開課學期
108-2 
授課對象
電機資訊學院  生醫電子與資訊學研究所  
授課教師
簡韶逸 
課號
EE5141 
課程識別碼
921 U9330 
班次
 
學分
3.0 
全/半年
半年 
必/選修
選修 
上課時間
星期五7,8,9(14:20~17:20) 
上課地點
電二143 
備註
總人數上限:80人 
 
課程簡介影片
 
核心能力關聯
本課程尚未建立核心能力關連
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

1. Basics of VLSI signal processing
2. Architectural transformation
3. Iterative and bit-level arithmetic
4. Digital filters?
5. FFT
6. Time and frequency analysis?
7. Wordlength optimization
8. Basics of digital circuits
9. Power reduction
10. Circuit optimization
11. Low energy implementation
12. Ultra low power design
13. Design examples 

課程目標
1. 介紹數位訊號處理架構設計的基本技巧與常用模組
2. 本課程的重點是積體電路之硬體架構設計與低功耗電路設計 
課程要求
Homework: 30%
Midterm: 30%
Final project: 40% 
預期每週課後學習時數
 
Office Hours
 
指定閱讀
 
參考書目
- D. Markovic and R. W. Brodersen: DSP Architecture Design Essentials, Springer, 2012
- K. K. Parhi, VLSI Digital Signal Processing Systems: Design and Implementation, Wiley, 1999
- J. Rabaey, A. Chandrakasan, B. Nikoli?, Digital Integrated Circuits: A Design Perspective, 2nd Edition, Prentice Hall 2003 
評量方式
(僅供參考)
   
課程進度
週次
日期
單元主題
無資料